すすたわり /著   -- 秀和システム -- 2012.8 -- 24cm -- 549p

資料詳細

タイトル FPGA(エフピージーエー)入門回路図とHDLによるディジタル回路設計
著者名等 すすたわり /著  
出版 秀和システム 2012.8
大きさ等 24cm 549p
分類 549.7
件名 集積回路
注記 タイトル:FPGA入門回路図とHDLによるディジタル回路設計
注記 索引あり
著者紹介 1975年東京生まれ。2005年筑波大学大学院博士課程システム情報工学研究科コンピュータ・サイエンス専攻修了。12年3月まで同大学研究員。09年より工学院大学情報通信工学科非常勤講師兼任。10年よりFPGA-CAFE FabLab Tsukubaを運営。12年(株)SUSUBOX設立。現在、同社代表取締役。
内容紹介 回路図がFPGA開発を効率化。本書では、回路の動作を理解しやすい設計手法である、従来の回路図による設計を用いて、VHDL、Verilog HDLとの比較を行いながら、ディジタル回路の基礎を解説する。
要旨 回路図がFPGA開発を効率化。Xilinx ISE WebPACK14.1対応。回路図/VHDL/Verilog HDL併記。
目次 1 FPGA;2 開発準備;3 回路図エディタによる設計;4 ハードウェア記述言語による設計;5 基本回路;6 論理シミュレータ(ISim);7 応用回路;8 シーケンサ;9 IPコア;10 スタンドアローン動作;11 フリーハードウェア;Appendix 補章
ISBN(13)、ISBN 978-4-7980-3431-7   4-7980-3431-2
書誌番号 1112056229

所蔵

所蔵は 2 件です。現在の予約件数は 0 件です。

所蔵館 所蔵場所 別置 請求記号 資料区分 状態 取扱 資料コード
中央 4階自然科学 Map 549.7 一般書 利用可 - 2049705339 iLisvirtual
公開 Map 549 一般書 利用可 - 2053663004 iLisvirtual