MPUの基本からAIプロセッサ,TrustZone,RISC-5まで -- TECHI --
中森章 /著   -- CQ出版 -- 2024.12 -- 26cm -- 447p

資料詳細

タイトル マイクロプロセッサ・アーキテクチャ教科書
副書名 MPUの基本からAIプロセッサ,TrustZone,RISC-5まで
シリーズ名 TECHI
著者名等 中森章 /著  
出版 CQ出版 2024.12
大きさ等 26cm 447p
分類 548.22
件名 中央処理装置
注記 「マイクロプロセッサ・アーキテクチャ入門」(2004年刊)の改題、加筆/再編集
注記 文献あり 索引あり
著者紹介 1959年岡山生まれ。1979年に東京大学に入学。1983年、東京大学工学系大学院に進学。1985年に大学院を中退し、某電気メーカーに就職。その後、約30年間にわたりCPU設計や車載用SoCの設計に携わった後、早期退職。現在は、マイコン関連会社の契約社員として、マイコン返却品の故障解析と品質改善を行う日々を過ごしている。(本データはこの書籍が刊行された当時に掲載されていたものです)
要旨 MPUの基本からAIプロセッサ、TrustZone、RISC‐Vまで。
目次 Prologue コンピュータの誕生からプロセッサの発展まで マイクロプロセッサの歴史;1 プロセッサの構成要素と動作の基本 プロセッサの基礎知識;2 もっとも基本的なプロセッサ高速化技法 パイプライン処理の概念と実際;3 1クロックで複数の命令を同時に実行する 並列処理の基本とスーパースカラ;4 キャッシュ構造の違いから、680x0/i486/R4000のキャッシュの動作まで キャッシュのメカニズム;Appendix 1 システムオンチップ時代のデバッグ手法 エミュレーション機能の基礎;5 仮想記憶/メモリ保護機能を実現するために MMUの基礎と実際;Appendix 2 携帯機器ではとくに重要な低消費電力技術の原理;6 外的要因と内的要因、ハードウェア割り込みとソフトウェア割り込みの違いを理解する 割り込みと例外の概念とその違い;7 VLIWの復権はあるのか VLIWとは何か;Appendix 3 誤り検出/訂正符号やシステムの多重化など高信頼性をサポートする機能;8 処理性能を上げるための最後の切り札 マルチプロセッサの基礎;9 浮動小数点演算を高速にこなすためのFPUのしくみ;Appendix 4 演算回路をいかに高速に処理するか 高速演算器の実際;10 MPUの新たな用途 AIチップの概要;11 CISCの反省からRISCへ、そしてRISCもまた複雑化し、その将来は… 命令セットアーキテクチャの変遷;12 現在の最新MPU ArmとRISC‐5の命令セットアーキテクチャ;13 複数のOSを動かすための支援機構 仮想化とハイパーバイザ;14 MPUによる情報保護機能の実装 セキュリティ機能;Epilogue 研究段階から実用化へ、そして残っているのは… マイクロプロセッサ変遷史/2000年代〜現代
ISBN(13)、ISBN 978-4-7898-4556-4   4-7898-4556-7
書誌番号 1124047217
URL https://opac.lib.city.yokohama.lg.jp/winj/opac/switch-detail.do?bibid=1124047217

所蔵

所蔵は 1 件です。現在の予約件数は 1 件です。

所蔵館 所蔵場所 別置 請求記号 資料区分 状態 取扱 資料コード
中央 4階自然科学 情報科学 548.2 一般書 予約受取待 - 2077614519 iLisvirtual